<dfn id="6iyyc"><code id="6iyyc"></code></dfn>
<abbr id="6iyyc"></abbr>
  • <center id="6iyyc"><dl id="6iyyc"></dl></center>
  • <rt id="6iyyc"><noscript id="6iyyc"></noscript></rt>
  • <center id="6iyyc"></center>
    您好,歡迎進(jìn)入深圳市楚英豪科技有限公司網(wǎng)站!
    產(chǎn)品列表

    —— PROUCTS LIST

    技術(shù)文章Article 當(dāng)前位置:首頁 > 技術(shù)文章 > 6個方向闡述硬件EMC設(shè)計規(guī)范要領(lǐng)

    6個方向闡述硬件EMC設(shè)計規(guī)范要領(lǐng)

    點(diǎn)擊次數(shù):1153 更新時間:2022-08-29

    電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器。EMC就圍繞這些問題進(jìn)行研究。最基本的干擾抑制技術(shù)是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術(shù)包括抑制干擾源的發(fā)射和提高干擾接收器的敏感度,但已延伸到其他學(xué)科領(lǐng)域。



    本規(guī)范重點(diǎn)在單板的EMC設(shè)計上,附帶一些必須的EMC知識及法則。在印制電路板設(shè)計階段對電磁兼容考慮將減少電路在樣機(jī)中發(fā)生電磁干擾。問題的種類包括公共阻抗耦合、串?dāng)_、高頻載流導(dǎo)線產(chǎn)生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。


    在高速邏輯電路里,這類問題特別脆弱,原因很多:

    1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發(fā)生比較頻繁;

    2、信號頻率較高,通過寄生電容耦合到步線較有效,串?dāng)_發(fā)生更容易;

    3、信號回路尺寸與時鐘頻率及其諧波的波長相比擬,輻射更加顯著。

    4、引起信號線路反射的阻抗不匹配問題。



    版權(quán)所有 © 2025 深圳市楚英豪科技有限公司  ICP備案號:粵ICP備15105465號
    98在线视频噜噜噜国产,国产av一区二区三区,久久久精品精品免费无码,97久久超碰极品视觉盛宴
    <dfn id="6iyyc"><code id="6iyyc"></code></dfn>
    <abbr id="6iyyc"></abbr>
  • <center id="6iyyc"><dl id="6iyyc"></dl></center>
  • <rt id="6iyyc"><noscript id="6iyyc"></noscript></rt>
  • <center id="6iyyc"></center>